source: icGREP/icgrep-devel/icgrep/IR_Gen/idisa_avx_builder.cpp @ 5980

Last change on this file since 5980 was 5980, checked in by cameron, 13 months ago

Fix for type error with AVX-512 packh/packl

File size: 21.3 KB
Line 
1/*
2 *  Copyright (c) 2018 International Characters.
3 *  This software is licensed to the public under the Open Software License 3.0.
4 *  icgrep is a trademark of International Characters.
5 */
6
7#include "idisa_avx_builder.h"
8#include <toolchain/toolchain.h>
9#include <llvm/Support/raw_ostream.h>
10
11using namespace llvm;
12
13namespace IDISA {
14
15std::string IDISA_AVX_Builder::getBuilderUniqueName() {
16    return mBitBlockWidth != 256 ? "AVX_" + std::to_string(mBitBlockWidth) : "AVX";
17}
18
19Value * IDISA_AVX_Builder::hsimd_signmask(unsigned fw, Value * a) {
20    // AVX2 special cases
21    if (mBitBlockWidth == 256) {
22        if (fw == 64) {
23            Value * signmask_f64func = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx_movmsk_pd_256);
24            Type * bitBlock_f64type = VectorType::get(getDoubleTy(), mBitBlockWidth/64);
25            Value * a_as_pd = CreateBitCast(a, bitBlock_f64type);
26            return CreateCall(signmask_f64func, a_as_pd);
27        } else if (fw == 32) {
28            Value * signmask_f32func = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx_movmsk_ps_256);
29            Type * bitBlock_f32type = VectorType::get(getFloatTy(), mBitBlockWidth/32);
30            Value * a_as_ps = CreateBitCast(a, bitBlock_f32type);
31            return CreateCall(signmask_f32func, a_as_ps);
32        }
33    } else if (mBitBlockWidth == 512) {
34        if (fw == 64) {
35            Type * bitBlock_f32type = VectorType::get(getFloatTy(), mBitBlockWidth / 32);
36            Value * a_as_ps = CreateBitCast(a, bitBlock_f32type);
37            Constant * indicies[8];
38            for (unsigned i = 0; i < 8; i++) {
39                indicies[i] = getInt32(2 * i + 1);
40            }
41            Value * packh = CreateShuffleVector(a_as_ps, UndefValue::get(bitBlock_f32type), ConstantVector::get({indicies, 8}));
42            Type * halfBlock_f32type = VectorType::get(getFloatTy(), mBitBlockWidth/64);
43            Value * pack_as_ps = CreateBitCast(packh, halfBlock_f32type);
44            Value * signmask_f32func = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx_movmsk_ps_256);
45            return CreateCall(signmask_f32func, pack_as_ps);
46        }
47    }
48    // Otherwise use default SSE logic.
49    return IDISA_SSE_Builder::hsimd_signmask(fw, a);
50}
51
52std::string IDISA_AVX2_Builder::getBuilderUniqueName() {
53    return mBitBlockWidth != 256 ? "AVX2_" + std::to_string(mBitBlockWidth) : "AVX2";
54}
55
56Value * IDISA_AVX2_Builder::hsimd_packh(unsigned fw, Value * a, Value * b) {
57    if ((fw > 8) && (fw <= 64)) {
58        Value * aVec = fwCast(fw / 2, a);
59        Value * bVec = fwCast(fw / 2, b);
60        const auto field_count = 2 * mBitBlockWidth / fw;
61        Constant * Idxs[field_count];
62        const auto H = (field_count / 2);
63        const auto Q = (field_count / 4);
64        for (unsigned i = 0; i < Q; i++) {
65            Idxs[i] = getInt32(2 * i);
66            Idxs[i + Q] = getInt32((2 * i) + 1);
67            Idxs[i + H] = getInt32((2 * i) + H);
68            Idxs[i + H + Q] = getInt32((2 * i) + 1 + H);
69        }
70        Value * shufa = CreateShuffleVector(aVec, aVec, ConstantVector::get({Idxs, field_count}));
71        Value * shufb = CreateShuffleVector(bVec, bVec, ConstantVector::get({Idxs, field_count}));
72        return hsimd_packh(mBitBlockWidth / 2, shufa, shufb);
73    }
74    // Otherwise use default SSE logic.
75    return IDISA_SSE_Builder::hsimd_packh(fw, a, b);
76}
77
78Value * IDISA_AVX2_Builder::hsimd_packl(unsigned fw, Value * a, Value * b) {
79    if ((fw > 8) && (fw <= 64)) {
80        Value * aVec = fwCast(fw / 2, a);
81        Value * bVec = fwCast(fw / 2, b);
82        const auto field_count = 2 * mBitBlockWidth / fw;
83        Constant * Idxs[field_count];
84        const auto H = (field_count / 2);
85        const auto Q = (field_count / 4);
86        for (unsigned i = 0; i < Q; i++) {
87            Idxs[i] = getInt32(2 * i);
88            Idxs[i + Q] = getInt32((2 * i) + 1);
89            Idxs[i + H] = getInt32((2 * i) + H);
90            Idxs[i + H + Q] = getInt32((2 * i) + H + 1);
91        }
92        Value * shufa = CreateShuffleVector(aVec, aVec, ConstantVector::get({Idxs, field_count}));
93        Value * shufb = CreateShuffleVector(bVec, bVec, ConstantVector::get({Idxs, field_count}));
94        return hsimd_packl(mBitBlockWidth / 2, shufa, shufb);
95    }
96    // Otherwise use default SSE logic.
97    return IDISA_SSE_Builder::hsimd_packl(fw, a, b);
98}
99
100Value * IDISA_AVX2_Builder::esimd_mergeh(unsigned fw, Value * a, Value * b) {
101#if LLVM_VERSION_INTEGER < LLVM_VERSION_CODE(6, 0, 0)
102    if ((fw == 128) && (mBitBlockWidth == 256)) {
103        Value * vperm2i128func = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx2_vperm2i128);
104        return CreateCall(vperm2i128func, {fwCast(64, a), fwCast(64, b), getInt8(0x31)});
105    }
106#endif
107    // Otherwise use default SSE logic.
108    return IDISA_SSE_Builder::esimd_mergeh(fw, a, b);
109}
110
111Value * IDISA_AVX2_Builder::esimd_mergel(unsigned fw, Value * a, Value * b) {
112#if LLVM_VERSION_INTEGER < LLVM_VERSION_CODE(6, 0, 0)
113    if ((fw == 128) && (mBitBlockWidth == 256)) {
114        Value * vperm2i128func = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx2_vperm2i128);
115        return CreateCall(vperm2i128func, {fwCast(64, a), fwCast(64, b), getInt8(0x20)});
116    }
117#endif
118    // Otherwise use default SSE logic.
119    return IDISA_SSE_Builder::esimd_mergel(fw, a, b);
120}
121
122Value * IDISA_AVX2_Builder::hsimd_packl_in_lanes(unsigned lanes, unsigned fw, Value * a, Value * b) {
123    if ((fw == 16)  && (lanes == 2)) {
124        Value * vpackuswbfunc = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx2_packuswb);
125        Value * a_low = fwCast(16, simd_and(a, simd_lomask(fw)));
126        Value * b_low = fwCast(16, simd_and(b, simd_lomask(fw)));
127        return CreateCall(vpackuswbfunc, {a_low, b_low});
128    }
129    // Otherwise use default SSE logic.
130    return IDISA_SSE_Builder::hsimd_packl_in_lanes(lanes, fw, a, b);
131}
132
133Value * IDISA_AVX2_Builder::hsimd_packh_in_lanes(unsigned lanes, unsigned fw, Value * a, Value * b) {
134    if ((fw == 16)  && (lanes == 2)) {
135        Value * vpackuswbfunc = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx2_packuswb);
136        Value * a_low = simd_srli(fw, a, fw/2);
137        Value * b_low = simd_srli(fw, b, fw/2);
138        return CreateCall(vpackuswbfunc, {a_low, b_low});
139    }
140    // Otherwise use default SSE logic.
141    return IDISA_SSE_Builder::hsimd_packh_in_lanes(lanes, fw, a, b);
142}
143
144std::pair<Value *, Value *> IDISA_AVX2_Builder::bitblock_add_with_carry(Value * e1, Value * e2, Value * carryin) {
145    // using LONG_ADD
146    Type * carryTy = carryin->getType();
147    if (carryTy == mBitBlockType) {
148        carryin = mvmd_extract(32, carryin, 0);
149    }
150    Value * carrygen = simd_and(e1, e2);
151    Value * carryprop = simd_or(e1, e2);
152    Value * digitsum = simd_add(64, e1, e2);
153    Value * digitcarry = simd_or(carrygen, simd_and(carryprop, CreateNot(digitsum)));
154    Value * carryMask = hsimd_signmask(64, digitcarry);
155    Value * carryMask2 = CreateOr(CreateAdd(carryMask, carryMask), carryin);
156    Value * bubble = simd_eq(64, digitsum, allOnes());
157    Value * bubbleMask = hsimd_signmask(64, bubble);
158    Value * incrementMask = CreateXor(CreateAdd(bubbleMask, carryMask2), bubbleMask);
159    Value * increments = esimd_bitspread(64,incrementMask);
160    Value * sum = simd_add(64, digitsum, increments);
161    Value * carry_out = CreateLShr(incrementMask, mBitBlockWidth / 64);
162    if (carryTy == mBitBlockType) {
163        carry_out = bitCast(CreateZExt(carry_out, getIntNTy(mBitBlockWidth)));
164    }
165    return std::pair<Value *, Value *>{carry_out, bitCast(sum)};
166}
167
168std::pair<Value *, Value *> IDISA_AVX2_Builder::bitblock_indexed_advance(Value * strm, Value * index_strm, Value * shiftIn, unsigned shiftAmount) {
169    Value * const popcount = Intrinsic::getDeclaration(getModule(), Intrinsic::ctpop, getSizeTy());
170    Value * PEXT_f = nullptr;
171    Value * PDEP_f = nullptr;
172    const unsigned bitWidth = getSizeTy()->getBitWidth();
173    if (bitWidth == 64) {
174        PEXT_f = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_bmi_pext_64);
175        PDEP_f = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_bmi_pdep_64);
176    } else if ((bitWidth == 32)  && (shiftAmount < 32)) {
177        PEXT_f = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_bmi_pext_32);
178        PDEP_f = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_bmi_pdep_32);
179    } else {
180        llvm::report_fatal_error("indexed_advance unsupported bit width");
181    }
182    Type * iBitBlock = getIntNTy(getBitBlockWidth());
183    Value * shiftVal = getSize(shiftAmount);
184    const auto n = getBitBlockWidth() / bitWidth;
185    VectorType * const vecTy = VectorType::get(getSizeTy(), n);
186    if (LLVM_LIKELY(shiftAmount < bitWidth)) {
187        Value * carry = mvmd_extract(bitWidth, shiftIn, 0);
188        Value * result = UndefValue::get(vecTy);
189        for (unsigned i = 0; i < n; i++) {
190            Value * s = mvmd_extract(bitWidth, strm, i);
191            Value * ix = mvmd_extract(bitWidth, index_strm, i);
192            Value * ix_popcnt = CreateCall(popcount, {ix});
193            Value * bits = CreateCall(PEXT_f, {s, ix});
194            Value * adv = CreateOr(CreateShl(bits, shiftAmount), carry);
195            // We have two cases depending on whether the popcount of the index pack is < shiftAmount or not.
196            Value * popcount_small = CreateICmpULT(ix_popcnt, shiftVal);
197            Value * carry_if_popcount_small =
198                CreateOr(CreateShl(bits, CreateSub(shiftVal, ix_popcnt)),
199                            CreateLShr(carry, ix_popcnt));
200            Value * carry_if_popcount_large = CreateLShr(bits, CreateSub(ix_popcnt, shiftVal));
201            carry = CreateSelect(popcount_small, carry_if_popcount_small, carry_if_popcount_large);
202            result = mvmd_insert(bitWidth, result, CreateCall(PDEP_f, {adv, ix}), i);
203        }
204        Value * carryOut = mvmd_insert(bitWidth, allZeroes(), carry, 0);
205        return std::pair<Value *, Value *>{bitCast(carryOut), bitCast(result)};
206    }
207    else if (shiftAmount <= mBitBlockWidth) {
208        // The shift amount is always greater than the popcount of the individual
209        // elements that we deal with.   This simplifies some of the logic.
210        Value * carry = CreateBitCast(shiftIn, iBitBlock);
211        Value * result = UndefValue::get(vecTy);
212        for (unsigned i = 0; i < n; i++) {
213            Value * s = mvmd_extract(bitWidth, strm, i);
214            Value * ix = mvmd_extract(bitWidth, index_strm, i);
215            Value * ix_popcnt = CreateCall(popcount, {ix});
216            Value * bits = CreateCall(PEXT_f, {s, ix});  // All these bits are shifted out (appended to carry).
217            result = mvmd_insert(bitWidth, result, CreateCall(PDEP_f, {mvmd_extract(bitWidth, carry, 0), ix}), i);
218            carry = CreateLShr(carry, CreateZExt(ix_popcnt, iBitBlock)); // Remove the carry bits consumed, make room for new bits.
219            carry = CreateOr(carry, CreateShl(CreateZExt(bits, iBitBlock), CreateZExt(CreateSub(shiftVal, ix_popcnt), iBitBlock)));
220        }
221        return std::pair<Value *, Value *>{bitCast(carry), bitCast(result)};
222    }
223    else {
224        // The shift amount is greater than the total popcount.   We will consume popcount
225        // bits from the shiftIn value only, and produce a carry out value of the selected bits.
226        // elements that we deal with.   This simplifies some of the logic.
227        Value * carry = CreateBitCast(shiftIn, iBitBlock);
228        Value * result = UndefValue::get(vecTy);
229        Value * carryOut = ConstantInt::getNullValue(iBitBlock);
230        Value * generated = getSize(0);
231        for (unsigned i = 0; i < n; i++) {
232            Value * s = mvmd_extract(bitWidth, strm, i);
233            Value * ix = mvmd_extract(bitWidth, index_strm, i);
234            Value * ix_popcnt = CreateCall(popcount, {ix});
235            Value * bits = CreateCall(PEXT_f, {s, ix});  // All these bits are shifted out (appended to carry).
236            result = mvmd_insert(bitWidth, result, CreateCall(PDEP_f, {mvmd_extract(bitWidth, carry, 0), ix}), i);
237            carry = CreateLShr(carry, CreateZExt(ix_popcnt, iBitBlock)); // Remove the carry bits consumed.
238            carryOut = CreateOr(carryOut, CreateShl(CreateZExt(bits, iBitBlock), CreateZExt(generated, iBitBlock)));
239            generated = CreateAdd(generated, ix_popcnt);
240        }
241        return std::pair<Value *, Value *>{bitCast(carryOut), bitCast(result)};
242    }
243}
244
245Value * IDISA_AVX2_Builder::hsimd_signmask(unsigned fw, Value * a) {
246    // AVX2 special cases
247    if (mBitBlockWidth == 256) {
248        if (fw == 8) {
249            Value * signmask_f8func = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx2_pmovmskb);
250            Type * bitBlock_i8type = VectorType::get(getInt8Ty(), mBitBlockWidth/8);
251            Value * a_as_ps = CreateBitCast(a, bitBlock_i8type);
252            return CreateCall(signmask_f8func, a_as_ps);
253        }
254    }
255    // Otherwise use default SSE logic.
256    return IDISA_AVX_Builder::hsimd_signmask(fw, a);
257}
258
259std::string IDISA_AVX512F_Builder::getBuilderUniqueName() {
260    return mBitBlockWidth != 512 ? "AVX512F_" + std::to_string(mBitBlockWidth) : "AVX512BW";
261}
262
263llvm::Value * IDISA_AVX512F_Builder::hsimd_packh(unsigned fw, llvm::Value * a, llvm::Value * b) {
264    if ((mBitBlockWidth == 512) && (fw == 16)) {
265
266        const unsigned int field_count = 64;
267        Constant * Idxs[field_count];
268
269        for (unsigned int i = 0; i < field_count; i++) {
270            Idxs[i] = getInt32(i);
271        }
272
273        llvm::Value * pmovfunc = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx512_mask_pmov_wb_512);
274        llvm::Value * mask = getInt32(-1);
275        llvm::Constant * shuffleMask = ConstantVector::get({Idxs, 64});
276        llvm::Constant * src = UndefValue::get(VectorType::get(getInt8Ty(), 32));
277
278        a = fwCast(fw, a);
279        a = IDISA_Builder::simd_srli(fw, a, fw/2);
280        a = CreateCall(pmovfunc, {a, src, mask});
281        b = fwCast(fw, b);
282        b = IDISA_Builder::simd_srli(fw, b, fw/2);
283        b = CreateCall(pmovfunc, {b, src, mask});
284
285        llvm::Value * c = CreateShuffleVector(a, b, shuffleMask);
286        c = bitCast(c);
287        return c;
288    }
289    return IDISA_Builder::hsimd_packh(fw, a, b);
290}
291
292llvm::Value * IDISA_AVX512F_Builder::hsimd_packl(unsigned fw, llvm::Value * a, llvm::Value * b) {
293    if ((mBitBlockWidth == 512) && (fw == 16)) {
294
295        const unsigned int field_count = 64;
296        Constant * Idxs[field_count];
297        for (unsigned int i = 0; i < field_count; i++) {
298            Idxs[i] = getInt32(i);
299        }
300
301        llvm::Value * pmovfunc = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx512_mask_pmov_wb_512);
302        llvm::Value * mask = getInt32(-1);
303        llvm::Constant * shuffleMask = ConstantVector::get({Idxs, 64});
304        llvm::Constant * src = UndefValue::get(VectorType::get(getInt8Ty(), 32));
305        a = fwCast(fw, a);
306        a = CreateCall(pmovfunc, {a, src, mask});
307        b = fwCast(fw, b);
308        b = CreateCall(pmovfunc, {b, src, mask});
309
310        llvm::Value * c = CreateShuffleVector(a, b, shuffleMask);
311        c = bitCast(c);
312        return c;
313    }
314    return IDISA_Builder::hsimd_packl(fw, a, b);
315}
316
317llvm::Value * IDISA_AVX512F_Builder::esimd_bitspread(unsigned fw, llvm::Value * bitmask) {
318   
319    if (mBitBlockWidth == 512 && fw == 64) {
320        Value * broadcastFunc = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx512_mask_broadcasti64x4_512);
321        Value * broadcastMask = CreateZExtOrTrunc(bitmask, getInt8Ty());
322       
323        const unsigned int srcFieldCount = 8;
324        Constant * srcArr[srcFieldCount];
325        for (unsigned int i = 0; i < srcFieldCount; i++) {
326            srcArr[i] = getInt64(0);
327        }
328        Constant * src = ConstantVector::get({srcArr, srcFieldCount});
329       
330        const unsigned int aFieldCount = 4;
331        Constant * aArr[aFieldCount];
332        for (unsigned int i = 0; i < aFieldCount; i++) {
333            aArr[i] = getInt64(1);
334        }
335        Constant * a = ConstantVector::get({aArr, aFieldCount});
336       
337        return CreateCall(broadcastFunc, {a, src, broadcastMask});
338    }
339   
340    return IDISA_Builder::esimd_bitspread(fw, bitmask);
341}
342
343Value * IDISA_AVX512F_Builder:: mvmd_slli(unsigned fw, llvm::Value * a, unsigned shift) {
344    if (shift == 0) return a;
345    if (fw > 32) {
346        return mvmd_slli(32, a, shift * (fw/32));
347    } else if (((shift % 2) == 0) && (fw < 32)) {
348        return mvmd_slli(2 * fw, a, shift / 2);
349    }
350    const unsigned field_count = mBitBlockWidth/fw;
351    if ((fw == 32) || (hostCPUFeatures.hasAVX512BW && (fw == 16)))   {
352        // Mask with 1 bit per field indicating which fields are not zeroed out.
353        Type * fwTy = getIntNTy(fw);
354        Constant * fieldMask = ConstantInt::get(getIntNTy(field_count), (1 << field_count) - (1 << shift));
355        Value * permute_func = nullptr;
356        if (fw == 32) permute_func = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx512_maskz_vpermt2var_d_512);
357        else permute_func = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx512_maskz_vpermt2var_hi_512);
358        Constant * indices[field_count];
359        for (unsigned i = 0; i < field_count; i++) {
360            indices[i] = i < shift ? UndefValue::get(fwTy) : ConstantInt::get(fwTy, i - shift);
361        }
362        Value * args[4] = {ConstantVector::get({indices, field_count}), fwCast(fw, a), UndefValue::get(fwVectorType(fw)), fieldMask};
363        return bitCast(CreateCall(permute_func, args));
364    } else {
365        unsigned field32_shift = (shift * fw) / 32;
366        unsigned bit_shift = (shift * fw) % 32;
367        return simd_or(simd_slli(32, mvmd_slli(32, a, field32_shift), bit_shift),
368                       simd_srli(32, mvmd_slli(32, a, field32_shift + 1), 32-bit_shift));
369    }
370}
371llvm::Value * IDISA_AVX512F_Builder::simd_popcount(unsigned fw, llvm::Value * a) {
372     if (fw == 512) {
373         Constant * zero16xi8 = Constant::getNullValue(VectorType::get(getInt8Ty(), 16));
374         Constant * zeroInt32 = Constant::getNullValue(getInt32Ty());
375         Value * c = simd_popcount(64, a);
376         //  Should probably use _mm512_reduce_add_epi64, but not found in LLVM 3.8
377         Value * pack64_8_func = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx512_mask_pmov_qb_512);
378         // popcounts of 64 bit fields will always fit in 8 bit fields.
379         // We don't need the masked version of this, but the unmasked intrinsic was not found.
380         c = CreateCall(pack64_8_func, {c, zero16xi8, Constant::getAllOnesValue(getInt8Ty())});
381         Value * horizSADfunc = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_sse2_psad_bw);
382         c = CreateCall(horizSADfunc, {c, zero16xi8});
383         return CreateInsertElement(allZeroes(), CreateExtractElement(c, zeroInt32), zeroInt32);
384    }
385    if (hostCPUFeatures.hasAVX512VPOPCNTDQ && (fw == 32 || fw == 64)){
386        //llvm should use vpopcntd or vpopcntq instructions
387        return CreatePopcount(fwCast(fw, a));
388    }
389    if (hostCPUFeatures.hasAVX512BW && (fw == 64)) {
390        Value * horizSADfunc = Intrinsic::getDeclaration(getModule(), Intrinsic::x86_avx512_psad_bw_512);
391        return bitCast(CreateCall(horizSADfunc, {fwCast(8, simd_popcount(8, a)), fwCast(8, allZeroes())}));
392    }
393    //https://en.wikipedia.org/wiki/Hamming_weight#Efficient_implementation
394    if((fw == 64) && (mBitBlockWidth == 512)){
395        Constant * m1Arr[8];
396        llvm::Constant * m1;
397        for (unsigned int i = 0; i < 8; i++) {
398            m1Arr[i] = getInt64(0x5555555555555555);
399        }
400        m1 = ConstantVector::get({m1Arr, 8});
401       
402        Constant * m2Arr[8];
403        llvm::Constant * m2;
404        for (unsigned int i = 0; i < 8; i++) {
405            m2Arr[i] = getInt64(0x3333333333333333);
406        }
407        m2 = ConstantVector::get({m2Arr, 8});
408       
409        Constant * m4Arr[8];
410        llvm::Constant * m4;
411        for (unsigned int i = 0; i < 8; i++) {
412            m4Arr[i] = getInt64(0x0f0f0f0f0f0f0f0f);
413        }
414        m4 = ConstantVector::get({m4Arr, 8});
415       
416        Constant * h01Arr[8];
417        llvm::Constant * h01;
418        for (unsigned int i = 0; i < 8; i++) {
419            h01Arr[i] = getInt64(0x0101010101010101);
420        }
421        h01 = ConstantVector::get({h01Arr, 8});
422       
423        a = simd_sub(fw, a, simd_and(simd_srli(fw, a, 1), m1));
424        a = simd_add(fw, simd_and(a, m2), simd_and(simd_srli(fw, a, 2), m2));
425        a = simd_and(simd_add(fw, a, simd_srli(fw, a, 4)), m4);
426        return simd_srli(fw, simd_mult(fw, a, h01), 56);
427       
428    }
429    return IDISA_Builder::simd_popcount(fw, a);
430}
431
432llvm::Value * IDISA_AVX512F_Builder::hsimd_signmask(unsigned fw, llvm::Value * a) {
433    //IDISA_Builder::hsimd_signmask outperforms IDISA_AVX2_Builder::hsimd_signmask
434    //when run with BlockSize=512
435    return IDISA_Builder::hsimd_signmask(fw, a);
436}
437
438void IDISA_AVX512F_Builder::getAVX512Features() {
439    llvm::StringMap<bool> features;
440    if (llvm::sys::getHostCPUFeatures(features)) {
441        hostCPUFeatures.hasAVX512CD = features.lookup("avx512cd");
442        hostCPUFeatures.hasAVX512BW = features.lookup("avx512bw");
443        hostCPUFeatures.hasAVX512DQ = features.lookup("avx512dq");
444        hostCPUFeatures.hasAVX512VL = features.lookup("avx512vl");
445       
446        //hostCPUFeatures.hasAVX512VBMI, hostCPUFeatures.hasAVX512VBMI2,
447        //hostCPUFeatures.hasAVX512VPOPCNTDQ have not been tested as we
448        //did not have hardware support. It should work in theory (tm)
449       
450        hostCPUFeatures.hasAVX512VBMI = features.lookup("avx512_vbmi");
451        hostCPUFeatures.hasAVX512VBMI2 = features.lookup("avx512_vbmi2");
452        hostCPUFeatures.hasAVX512VPOPCNTDQ = features.lookup("avx512_vpopcntdq");
453    }
454}
455
456
457}
Note: See TracBrowser for help on using the repository browser.