source: icGREP/icgrep-devel/icgrep/IR_Gen/idisa_target.cpp @ 6132

Last change on this file since 6132 was 6105, checked in by cameron, 15 months ago

NativeBitWidth? for idisa_builders, laneWidth replaces stride

File size: 3.4 KB
Line 
1/*
2 *  Copyright (c) 2016 International Characters.
3 *  This software is licensed to the public under the Open Software License 3.0.
4 */
5
6#include "idisa_target.h"
7#include <toolchain/toolchain.h>
8#include <IR_Gen/idisa_sse_builder.h>
9#include <IR_Gen/idisa_avx_builder.h>
10#include <IR_Gen/idisa_i64_builder.h>
11#include <IR_Gen/idisa_nvptx_builder.h>
12#include <llvm/IR/Module.h>
13#include <llvm/ADT/Triple.h>
14#include <llvm/Support/ErrorHandling.h>
15#include <llvm/Support/raw_ostream.h>
16#include <kernels/kernel_builder.h>
17
18using namespace kernel;
19using namespace llvm;
20
21struct Features {
22    bool hasAVX;
23    bool hasAVX2;
24    bool hasAVX512F;
25    Features() : hasAVX(0), hasAVX2(0), hasAVX512F(0) { }
26};
27
28Features getHostCPUFeatures() {
29    Features hostCPUFeatures;
30    StringMap<bool> features;
31    if (sys::getHostCPUFeatures(features)) {
32        hostCPUFeatures.hasAVX = features.lookup("avx");
33        hostCPUFeatures.hasAVX2 = features.lookup("avx2");
34        hostCPUFeatures.hasAVX512F = features.lookup("avx512f");
35    }
36    return hostCPUFeatures;
37}
38
39bool SSSE3_available() {
40    StringMap<bool> features;
41    if (sys::getHostCPUFeatures(features)) {
42        return features.lookup("ssse3");
43    }
44    return false;
45}
46
47bool AVX2_available() {
48    StringMap<bool> features;
49    if (sys::getHostCPUFeatures(features)) {
50        return features.lookup("avx2");
51    }
52    return false;
53}
54
55bool AVX512BW_available() {
56    StringMap<bool> features;
57    if (sys::getHostCPUFeatures(features)) {
58        return features.lookup("avx512bw");
59    }
60    return false;
61}
62
63namespace IDISA {
64
65KernelBuilder * GetIDISA_Builder(llvm::LLVMContext & C) {
66    const auto hostCPUFeatures = getHostCPUFeatures();
67    if (LLVM_LIKELY(codegen::BlockSize == 0)) {  // No BlockSize override: use processor SIMD width
68
69#if LLVM_VERSION_INTEGER >= LLVM_VERSION_CODE(3, 8, 0)
70        if (hostCPUFeatures.hasAVX512F) codegen::BlockSize = 512;
71        else
72#endif
73        if (hostCPUFeatures.hasAVX2) codegen::BlockSize = 256;
74        else codegen::BlockSize = 128;
75    }
76    else if (((codegen::BlockSize & (codegen::BlockSize - 1)) != 0) || (codegen::BlockSize < 64)) {
77        llvm::report_fatal_error("BlockSize must be a power of 2 and >=64");
78    }
79#if LLVM_VERSION_INTEGER >= LLVM_VERSION_CODE(3, 8, 0)
80    if (codegen::BlockSize >= 512) {
81        // AVX512BW builder can only be used for BlockSize multiples of 512
82        if (hostCPUFeatures.hasAVX512F) {
83            return new KernelBuilderImpl<IDISA_AVX512F_Builder>(C, codegen::BlockSize, codegen::LaneWidth);
84        }
85    }
86#endif
87    if (codegen::BlockSize >= 256) {
88        // AVX2 or AVX builders can only be used for BlockSize multiples of 256
89        if (hostCPUFeatures.hasAVX2) {
90            return new KernelBuilderImpl<IDISA_AVX2_Builder>(C, codegen::BlockSize, codegen::LaneWidth);
91        } else if (hostCPUFeatures.hasAVX) {
92            return new KernelBuilderImpl<IDISA_AVX_Builder>(C, codegen::BlockSize, codegen::LaneWidth);
93        }
94    } else if (codegen::BlockSize == 64) {
95        return new KernelBuilderImpl<IDISA_I64_Builder>(C, codegen::BlockSize, codegen::LaneWidth);
96    }
97    if (SSSE3_available()) return new KernelBuilderImpl<IDISA_SSSE3_Builder>(C, codegen::BlockSize, codegen::LaneWidth);
98    return new KernelBuilderImpl<IDISA_SSE2_Builder>(C, codegen::BlockSize, codegen::LaneWidth);
99}
100#ifdef CUDA_ENABLED
101KernelBuilder * GetIDISA_GPU_Builder(llvm::LLVMContext & C) {
102    return new KernelBuilderImpl<IDISA_NVPTX20_Builder>(C, 64 * 64, 64);
103}
104#endif
105}
Note: See TracBrowser for help on using the repository browser.